中文 英语

RISC-V验证的独特之处?


《半导体工程》杂志与Cadence的产品管理集团总监Pete Hardee讨论了RISC-V处理器的验证问题。Codasip战略和生态系统副总裁Mike Eftimakis;Imperas Software创始人兼首席执行官西蒙•戴维曼;西门子EDA处理器验证项目经理Sven Beyer;Kiran Vittal,联盟合伙人高级主管…»了解更多

EDA的下一个化身


EDA行业已经逐渐解决了电子系统设计中出现的问题,但是否会出现中断?学术界当然看到了这种可能性,但并非所有人都出于同样的原因看到了这种可能性。在最近的设计自动化会议上,学术界对EDA的未来提出了质疑。而不是我们所知道的EDA消失了,他们…»了解更多

RISC-V的高级合成


高质量的RISC-V实现越来越多,但驱动大量设计活动的是体系结构的可扩展性。挑战在于设计和实现自定义处理器,而不必每次都在寄存器传输级别(RTL)重新实现它们。需要考虑两种类型的高级合成(HLS)。第一个是……»了解更多

高级合成的演变


高水平的综合技术正在获得另一个闪耀的机会,这一次是来自新的市场和新的技术节点。但目前尚不清楚这项技术将在多大程度上得到充分利用。尽管取得了进展,但它仍然不太可能像最初预期的那样取代大部分芯片的现行RTL设计方法。被视为下一代EDA公司的基础技术…»了解更多

简化和加快验证


《半导体工程》与Arm研究员兼验证架构师Daniel Schostak讨论了验证的未来;Mythic硬件工程副总裁泰·加里贝(Ty Garibay);戴尔EMC首席技术官Balachandran Rajendran;英伟达(Nvidia)应用深度学习研究主管Saad Godil;Nasr Ullah是SiFive性能架构高级总监。以下是节选…»了解更多

从软件合成硬件


从软件自动生成优化硬件的能力是系统级设计自动化的主要原则之一,但从未完全实现过。现在的问题是,这是否会发生,是否只是拥有合适的技术或动机使之成为可能的问题。虽然高水平合成(HLS)确实是从这项工作中产生的,并已被证明是……»了解更多

RISC-V站稳脚跟


RISC-V指令集架构最初是加州大学伯克利分校(UC Berkeley)的一个项目,旨在提高能源效率,目前正在整个行业获得关注。RISC-V基金会的成员名单显示了谁是这项工作的幕后推手。成员包括谷歌、英伟达、高通、Rambus、三星、恩智浦、美光、IBM、GlobalFoundries、UltraSoC、西门子等。……的主要市场之一。»了解更多

Baidu