中文 英语

2022年必须适应广泛的变化


变化创造机会,但并不是每个公司都能迅速做出反应,充分利用这些机会。其他人可能反应太快,在他们正确理解其含义之前。在典型的一年之初,乐观情绪随处可见。任何积极的趋势都被认为是在继续,任何消极的趋势都被认为是在好转。通常在年末…»阅读更多

UCIe真的是通用的吗?


芯片正迅速成为克服摩尔定律减速的手段,但一个接口是否能够将它们全部连接在一起尚不清楚。通用芯片互连快车(Universal Chiplet Interconnect Express,简称UCIe)相信它会起作用,但一些业内人士仍然不相信。至少部分问题是互连标准从未真正完成。即使在今天,协议…»阅读更多

数据海啸突破了IC互连的边界


机器生成数据的快速增长推动了对高性能多核计算的需求,迫使设计团队重新考虑数据在芯片上、芯片外以及芯片之间的移动。在过去,这在很大程度上是由片上互连处理的,这通常是设计中的次要考虑因素。但随着市场数据量的增加……»阅读更多

等待芯片标准


对芯片的需求和渴望正在增加,但对大多数公司来说,这种转变将缓慢发生,直到成熟的标准到位。互操作性和兼容性依赖于供应链的许多层和部分达成一致。不幸的是,分散的行业需求可能导致过多的解决方案。标准总是使越来越多的专业化. ...»阅读更多

数据中心数据过载


处理数据中心内不断增加的数据量需要理解架构、内存和处理器之间的数据流、带宽、缓存一致性以及新的内存类型和接口。Synopsys的高级产品营销经理加里·拉格尔斯(Gary Ruggles)讲述了如何改进这些系统以提高性能并降低功耗。»阅读更多

物理层电源冲击会对下游产生影响


数据移动正迅速成为最主要的设计挑战之一,而由于高级节点和多芯片系统中密度的增加而导致的新芯片架构和物理效应,数据移动正变得更加复杂。在推出最新的高带宽内存以及GDDR6之前,内存被认为是下一个大瓶颈。但是其他的计算瓶颈已经解决了…»阅读更多

不同层次的相互联系


从半导体中的金属0一直到服务器机架的互连层次结构。Arteris IP营销副总裁Kurt Shuler解释了为什么每个级别都不同,以及每个级别如何影响延迟和性能。»阅读更多

CCIX和CXL之间的选择


《半导体工程》杂志与Arteris IP营销副总裁Kurt Shuler坐下来讨论了计算快速链路(CXL)和加速器缓存相干互连(CCIX)的优缺点;Synopsys PCI Express控制器IP技术营销经理Richard Solomon;以及Astera Labs的首席执行官Jitendra Mohan。以下是那次谈话的节选……»阅读更多

哪种芯片互连协议更好?


《半导体工程》杂志与Arteris IP营销副总裁Kurt Shuler坐下来讨论了计算快速链路(CXL)和加速器缓存相干互连(CCIX)的优缺点;Synopsys PCI Express控制器IP技术营销经理Richard Solomon;以及Astera Labs的首席执行官Jitendra Mohan。以下是那次谈话的节选……»阅读更多

CXL Vs. CCIX


ArterisIP的营销副总裁Kurt Shuler解释了这两种标准的不同之处,哪一种在哪里最有效,以及每种标准的设计目的。»阅读更多

←老帖子
Baidu