中文 英语

2023年芯片设计将面临怎样的挑战?


在稳定时期,预测似乎更容易做出,但预测并不比其他时期更准确。在更动荡的时期,很少有人有足够的勇气让别人听到他们的意见。然而,这些观点往往是经过深思熟虑的,即使它们最终被证明不是真的,它们往往包含一些非常有启发性的想法。2022年看到了一些…»了解更多

UCIe真的是通用的吗?


小芯片正迅速成为克服摩尔定律减速的手段,但是否有一个接口能够将它们连接在一起还不清楚。通用晶片互连快线(UCIe)相信它会起作用,但一些业内人士仍不相信。至少部分问题在于互连标准从未真正完成。即使在今天,协议…»了解更多

RISC-V的高级合成


高质量的RISC-V实现越来越多,但驱动大量设计活动的是体系结构的可扩展性。挑战在于设计和实现自定义处理器,而不必每次都在寄存器传输级别(RTL)重新实现它们。需要考虑两种类型的高级合成(HLS)。第一个是……»了解更多

总线性能,FPGA调试


我已经很长时间没有谈论新的验证公司了,但是今天我可以向你们介绍验证技术,简称Vtech。如果你搜索一下,你可能会找到一家销售婴儿监视器和儿童玩具的公司。这不是那家公司。所以,让我们确保你有正确的网址https://vtech-usa.com/或https://vtech-inc…»了解更多

混合接口协议


持续和普及的连接要求设备支持多个接口协议,但这会在多个级别上产生问题,因为每个协议都基于一组不同的假设。随着系统变得更加异构,越来越多的功能被塞进这些设备,这将变得更加困难。还有更多的协议需要支持…»了解更多

支持cpu加fpga


虽然配对CPU和FPGA已经有一段时间了,但最近有两件事发生了变化。首先,行业已经减少了它们之间连接的延迟,其次,我们现在似乎有了这种组合的杀手级应用程序。半导体工程坐下来讨论这些变化和工具链的状态,以支持这种组合,Kent Orthner,系统…»了解更多

将软件执行与开关活动相关联以节省SoC设计中的功耗


可能没有比在一个空房间里照明和取暖更无意义的能源浪费了。最明显的优化是:注意没有人在那里,然后关掉灯。它在SoC或嵌入式系统上的工作原理相同。为了节省能源,系统开发人员增加了关闭系统中不使用的部分的功能。节省大量能源,但不损害功能…»了解更多

用fpga实现更快的C语言


对于大多数科学家来说,高性能计算平台的内部是一个谜。他们通常想知道的是,一个平台会运行抛给它的高级算法。如果一个主题专家为一个算法创建了一个强大的模型,而这个算法又自动生成运行太慢的C代码,会发生什么?FPGA专家给出了一个答案。越来越多的人……»了解更多

AXI协议简介


作为团队的一员,你的团队可以变得比一个人更有能力,但前提是你的团队可以一起工作并有效沟通。让一个小组的成员互相讨论只会导致不和谐的声音,什么也做不成。出于这个原因,需要建立协议,比如让别人说话不被打断,或者面对那些你是……»了解更多

缓存一致性如何影响功率和性能


正如第一部分所讨论的,缓存一致性变得越来越重要的原因之一是当今设计中的共享公共内存资源。设计中的各种代理都希望以最快的速度访问数据,这给CPU复杂性带来了管理所有请求的压力。直到上一代人之前,CPU还可以控制内存并访问它,以及它自己……»了解更多

←旧帖
Baidu